# CT-H Projekt 3

#### 2.1.1 Bauteile L1 und L2

L1: NAND, weil es immer eine 1 ausgibt wenn die Eingänge nicht alle an sind (mindestens 1 aus ist)

L2: AND: es müssen beide 1 sein, sodass am Ausgang eine 1 ausgegeben wird

# V

# 2.1.2 Zustandsdiagramm von SW und SN1

 $(S_3,S_2,S_1,S_0$  sind die Speicher, die für dieses Schaltwerk nötig sind)





## 2.1.3 Anzahl benötigter Leitungen + Zustandsfolgetabelle

Man braucht 4 Leitungen, da man 4 Speicher benötigt.  $(log_2(12) = 3,58 \rightarrow 4)$ 

|                       | t              |                |                | t + 1          |       |                |                |                |                       |
|-----------------------|----------------|----------------|----------------|----------------|-------|----------------|----------------|----------------|-----------------------|
| Zustan<br>d           | S <sub>3</sub> | S <sub>2</sub> | S <sub>1</sub> | S <sub>0</sub> | $S_3$ | S <sub>2</sub> | S <sub>1</sub> | S <sub>0</sub> | Folgezustand          |
| Z <sub>0</sub>        | 0              | 0              | 0              | 0              | 0     | 0              | 0              | 1              | Z <sub>1</sub>        |
| Z <sub>1</sub>        | 0              | 0              | 0              | 1              | 0     | 0              | 1              | 0              | $Z_2$                 |
| $Z_2$                 | 0              | 0              | 1              | 0              | 0     | 0              | 1              | 1              | $z_3$                 |
| $Z_3$                 | 0              | 0              | 1              | 1              | 0     | 1              | 0              | 0              | $Z_4$                 |
| $Z_4$                 | 0              | 1              | 0              | 0              | 0     | 1              | 0              | 1              | <b>Z</b> <sub>5</sub> |
| <b>Z</b> <sub>5</sub> | 0              | 1              | 0              | 1              | 0     | 1              | 1              | 0              | <b>Z</b> <sub>6</sub> |
| Z <sub>6</sub>        | 0              | 1              | 1              | 0              | 0     | 1              | 1              | 1              | <b>Z</b> <sub>7</sub> |
| <b>Z</b> <sub>7</sub> | 0              | 1              | 1              | 1              | 1     | 0              | 0              | 0              | <b>Z</b> <sub>8</sub> |
| Z <sub>8</sub>        | 1              | 0              | 0              | 0              | 1     | 0              | 0              | 1              | $z_9$                 |
| $Z_9$                 | 1              | 0              | 0              | 1              | 1     | 0              | 1              | 0              | Z <sub>10</sub>       |
| Z <sub>10</sub>       | 1              | 0              | 1              | 0              | 1     | 0              | 1              | 1              | Z <sub>11</sub>       |
| Z <sub>11</sub>       | 1              | 0              | 1              | 1              | 1     | 1              | 0              | 0              | Z <sub>12</sub>       |
| Z <sub>12</sub>       | 1              | 1              | 0              | 0              |       |                |                |                |                       |

#### 2.1.4 Wahrheitstabelle von SN1

| Zustand               | S <sub>3</sub> | S <sub>2</sub> | S <sub>1</sub> | S <sub>0</sub> | А | L |
|-----------------------|----------------|----------------|----------------|----------------|---|---|
| $z_0$                 | 0              | 0              | 0              | 0              | 0 | 0 |
| Z <sub>1</sub>        | 0              | 0              | 0              | 1              | 0 | 0 |
| $Z_2$                 | 0              | 0              | 1              | 0              | 1 | 0 |
| <b>Z</b> <sub>3</sub> | 0              | 0              | 1              | 1              | 1 | 0 |
| Z <sub>4</sub>        | 0              | 1              | 0              | 0              | 0 | 0 |
| <b>Z</b> <sub>5</sub> | 0              | 1              | 0              | 1              | 0 | 0 |
| Z <sub>6</sub>        | 0              | 1              | 1              | 0              | 1 | 0 |
| <b>Z</b> <sub>7</sub> | 0              | 1              | 1              | 1              | 0 | 0 |
| Z <sub>8</sub>        | 1              | 0              | 0              | 0              | 0 | 0 |
| Z <sub>9</sub>        | 1              | 0              | 0              | 1              | 1 | 0 |
| Z <sub>10</sub>       | 1              | 0              | 1              | 0              | 1 | 0 |
| Z <sub>11</sub>       | 1              | 0              | 1              | 1              | 1 | 0 |
| Z <sub>12</sub>       | 1              | 1              | 0              | 0              | 0 | 1 |

### 2.2.1 Lösungsansatz für Unterprogramm Impuls (Zählschleife)

Ich würde es mit Hilfe von verschachtelten Zählschleifen realisieren.
Bei Assembler ist dies leichter zu berechnen, da Befehle eine bestimmte Zeit zur Ausführung benötigen. In C ist dies komplizierter, da es sich bei C um eine Hochsprache handelt und nicht ganz so hardwarenah wie Assembler ist. Das heißt in C muss man die Verzögerung,wenn man Zählschleifen verwendet, mit probieren finden.

## 2.2.2 PAP / Struktogramm für Hauptprogramm



## 2.2.3 Timer-Interrupt Initialisierung, ISR

```
init_delay_50_timer:
setb ea; globale interrupt freigabe
setb et0; ueblerauf timer0 freigabe
mov tmod, #1d; modus 1 -> 16 bit timer (ohne Nachladen)
mov th0, #3Ch; 3C in th0
mov tl0, #0b0h; B0 in tl0
                            -> 3CB0 -> 50 ms
setb tr0; startet timer
; ISR
org 0Bh
      clr TR0; stoppt timer
      ;timer neu laden
      cpl Ausgang
      mov th0, #3Ch; 3C in th0
      mov tl0, #0B0h; B0 in tl0
                                 -> 3CB0 -> 50 ms
      setb tr0; startet timer
      reti
```

# 2.2.4 Zählschleife/Timer

|                    | Zählschleife                                                                  | Timer                                                            |  |
|--------------------|-------------------------------------------------------------------------------|------------------------------------------------------------------|--|
| Prozessorbelastung | sehr hoch, da der mc mit<br>zählen beschäftigt ist                            | überhaupt nicht, kann also<br>noch andere Befehle<br>verarbeiten |  |
| Genauigkeit        | durch Rechenfehler können<br>sich schnell<br>ungenauigkeiten<br>einschleichen | wenn man es richtig<br>berechnet, sehr genau                     |  |
| Sonstiges          | mc ist beschäftigt                                                            | mc kann anderes noch<br>machen                                   |  |

